華中科技大學(xué)碩士研究生入學(xué)《計(jì)算機(jī)應(yīng)用基礎(chǔ)》考試大綱
(代碼:884)
第一部分 考試說明
一.、考試性質(zhì)
全國碩士研究生入學(xué)考試是為高等學(xué)校招收碩士研究生而設(shè)置的?!队?jì)算機(jī)原理及應(yīng)用》是為報(bào)考水利工程專業(yè)學(xué)位考生設(shè)置的一門專業(yè)考試課程,是華中科技大學(xué)數(shù)字化工程中心和水電與數(shù)字化工程學(xué)院碩士研究生入學(xué)考試科目之一。它的評(píng)價(jià)標(biāo)準(zhǔn)是高等學(xué)校、科研院所的優(yōu)秀本科畢業(yè)生能達(dá)到及格或及格以上水平,以保證被錄取者具有計(jì)算機(jī)原理的基礎(chǔ)知識(shí)和初步的應(yīng)用能力。
二、考試內(nèi)容范圍
考試內(nèi)容的重點(diǎn)是:8086微處理器的基本工作原理;簡(jiǎn)單邏輯運(yùn)算;十進(jìn)制數(shù)運(yùn)算方法及十進(jìn)制、二進(jìn)制、十六進(jìn)制數(shù)運(yùn)算與轉(zhuǎn)換;8086MPU結(jié)構(gòu);8086指令系統(tǒng)及匯編語言指令基本知識(shí),尤其是尋址方式;基于匯編語言風(fēng)格的程序流程圖設(shè)計(jì);存儲(chǔ)器地址空間分布與地址譯碼;8086MPU的基本時(shí)序;半導(dǎo)體存儲(chǔ)器與MPU的接口;8086最小系統(tǒng)(基本體系結(jié)構(gòu));堆棧技術(shù);中斷技術(shù);輸入與輸出;接口應(yīng)用技術(shù);綜合應(yīng)用技術(shù);以及簡(jiǎn)單C語言基礎(chǔ)知識(shí)。
三、評(píng)價(jià)目標(biāo)
主要考查計(jì)算機(jī)原理及系統(tǒng)的基本概念和計(jì)算機(jī)應(yīng)用方法的基礎(chǔ)知識(shí),在此基礎(chǔ)上,考查綜合運(yùn)用計(jì)算機(jī)解決工程問題的能力。要求考生較好地掌握計(jì)算機(jī)原理的基本概念以及計(jì)算機(jī)應(yīng)用的基本方法,著重理解微處理器的結(jié)構(gòu)、組成、功能與外部連線,具備基本的定性分析和定量估算能力、綜合分析能力以及解決工程問題的能力。
四、考試形式與試卷結(jié)構(gòu)
(一) 答卷方式: 閉卷,筆試;所列題目全部為必答題。
(二) 答題時(shí)間: 180分鐘。
(三) 各部分內(nèi)容比例(滿分為150分)
基本概念: 約 30分;
C語言基礎(chǔ): 約 30分;
計(jì)算機(jī)體系結(jié)構(gòu)(總線、譯碼等): 約 30分;
堆棧與中斷概念: 約 30分;
綜合應(yīng)用: 約 30分;
(四) 題型比例(滿分為150分)
選擇或填空題: 約 20 %
問答題、計(jì)算題: 約 30 %
綜合應(yīng)用題(含C語言): 約 50 %
第一部分 考查要點(diǎn)
一. 基本概念
以微型計(jì)算機(jī)系統(tǒng)的基本組成及其工作原理為基礎(chǔ),著重理解微處理器的結(jié)構(gòu)、組成、功能與外部連線;典型微處理器的結(jié)構(gòu)和十進(jìn)制的運(yùn)算方法。
二. 8086MPU結(jié)構(gòu)
8086微處理器是目前應(yīng)用最多的16位微處理器,選擇該處理器作為典型機(jī)進(jìn)行教學(xué),有助于今后的實(shí)際工作。因此掌握8086微處理器的機(jī)構(gòu)、組成、工作原理、各引腳的功能以及其內(nèi)部操作過程,掌握微型機(jī)系統(tǒng)段結(jié)構(gòu)、存儲(chǔ)器、堆棧的結(jié)構(gòu)特點(diǎn)和8086基本系統(tǒng)的概念。
重點(diǎn):
存儲(chǔ)器的結(jié)構(gòu)及其實(shí)際地址;掌握系統(tǒng)邏輯地址、物理地址和實(shí)際地址的關(guān)系;8086MPU的結(jié)構(gòu)和其總線結(jié)構(gòu)及8086的堆棧結(jié)構(gòu);8086基本系統(tǒng)概念及其最小方式。
三. 8086尋址方式、指令系統(tǒng)及匯編語言指令基本知識(shí)
尋址方式是CPU指令和數(shù)據(jù)操作的基礎(chǔ)。指令是機(jī)器執(zhí)行各種操作的命令。微型計(jì)算機(jī)能連續(xù)不斷地工作是靠執(zhí)行指令來完成的。根據(jù)要完成的功能,程序員要事先編好程序并將其輸入到計(jì)算機(jī)內(nèi),計(jì)算機(jī)才能按程序的要求去一步步地實(shí)現(xiàn)。程序員可用機(jī)器語言、匯編語言或高級(jí)語言進(jìn)行編程。用匯編語言來編寫程序時(shí),每個(gè)語句是一條指令,把這種指令形式稱作指令助記符,這些指令助記符的集合稱作指令系統(tǒng)。
重點(diǎn):
8086系統(tǒng)的各種尋址方式、以及典型的機(jī)器指令格式。
四. 8086MPU的基本時(shí)序
計(jì)算機(jī)的時(shí)序指示著計(jì)算機(jī)的動(dòng)作順序。微處理器應(yīng)用時(shí)鐘脈沖來控制指令所產(chǎn)生的動(dòng)作。就像一個(gè)節(jié)拍器一樣,時(shí)鐘脈沖為計(jì)量單位提供了一個(gè)參考的計(jì)量單位。在系統(tǒng)時(shí)鐘脈沖的控制下,MPU一步一步按順序執(zhí)行著指令。對(duì)8086處理器而言,每一種操作所需的時(shí)間不同,且執(zhí)行每種操作時(shí)MPU所發(fā)生的各種控制信號(hào)之間也由一定的相對(duì)時(shí)間。MPU是通過時(shí)鐘周期來決定出各種信號(hào)之間的相關(guān)關(guān)系的。因此,了解微機(jī)系統(tǒng)的基本時(shí)序?qū)φ莆罩噶詈兔鞔_系統(tǒng)內(nèi)部數(shù)據(jù)的交換是十分重要和必須的。
重點(diǎn):
8086最小系統(tǒng)的總線周期;存儲(chǔ)器或I/O的讀/寫周期;中斷響應(yīng)周期。
五.半導(dǎo)體存儲(chǔ)器與MPU的接口
存儲(chǔ)器是微型計(jì)算機(jī)不可缺少的組成部分。存儲(chǔ)器可分成內(nèi)存儲(chǔ)器和外存儲(chǔ)器兩種。內(nèi)存儲(chǔ)器又叫主存儲(chǔ)器,它在微型計(jì)算機(jī)中的作用是存放指令、數(shù)據(jù)或運(yùn)算結(jié)果;外存儲(chǔ)器常用來存放操作系統(tǒng)、大存儲(chǔ)量的各種程序及待匯編或編譯的源程序。
重點(diǎn):
存儲(chǔ)器與MPU的接口中存儲(chǔ)器容量與MPU總線負(fù)載能力及速度的匹配和總線連接;存儲(chǔ)器地址的分配和擴(kuò)展;分時(shí)復(fù)用技術(shù);存儲(chǔ)器地址空間分布與地址譯碼。
六.輸入與輸出
輸入/輸出操作對(duì)于每臺(tái)微型計(jì)算機(jī)都是必須的。微型計(jì)算機(jī)的程序和數(shù)據(jù)都要由輸入設(shè)備送入計(jì)算機(jī),它的運(yùn)算結(jié)果又要通過輸出設(shè)備打印或顯示出來。了解輸入/輸出的過程和方法,掌握輸入/輸出的各種尋址方式及其與MPU的定時(shí)關(guān)系,以及數(shù)據(jù)的鎖存、緩沖和傳送過程,對(duì)閱讀微型計(jì)算機(jī)的圖紙資料和程序,對(duì)設(shè)計(jì)一個(gè)微型計(jì)算機(jī)系統(tǒng)是十分重要的。
重點(diǎn):
I/O借口的一般結(jié)構(gòu)以及各種尋址方式;MPU對(duì)多個(gè)外設(shè)的選擇及其定時(shí)控程關(guān)系;各種數(shù)據(jù)傳送方式的特點(diǎn)及應(yīng)用。
七.堆棧與中斷技術(shù)
重點(diǎn):
堆棧與中斷的基本概念,包括中斷定義、中斷源、中斷條件;中斷應(yīng)用;8086MPU中斷系統(tǒng)的結(jié)構(gòu)和處理過程,中斷向量表的生成和內(nèi)容;可屏蔽中斷的全過程及其中斷類型號(hào)的獲得;中斷優(yōu)先級(jí)包括硬件排隊(duì)電路和軟件優(yōu)先級(jí)判斷程序;中斷響應(yīng)時(shí)序;堆棧的定義及使用。
八.接口應(yīng)用技術(shù)
接口電路是MPU與外圍設(shè)備連接時(shí)不可缺少的部件。它代替MPU與外圍設(shè)備進(jìn)行應(yīng)答(聯(lián)絡(luò)),同時(shí)也反映外圍設(shè)備對(duì)MPU提出的各種要求。由于傳送數(shù)據(jù)的方式和所處理的問題各不相同,接口電路又可分為并行接口電路、串行接口電路、定時(shí)/計(jì)數(shù)電路和數(shù)/模、模/數(shù)轉(zhuǎn)換電路等。
重點(diǎn):
I/O接口輸入/輸出的一般過程;鍵盤顯示接口芯片Intel 8279A;并行通信接口芯片Intel 8255A;串行通信接口芯片Intel 8251A;間隔定時(shí)器/事件計(jì)數(shù)器接口芯片Intel 8253;A/D、D/A轉(zhuǎn)換器等芯片的結(jié)構(gòu)及工作原理、引線功能;各種控制字的格式及其具體工作方式和應(yīng)用實(shí)例。
九、綜合應(yīng)用
基于8086的最小系統(tǒng)設(shè)計(jì),基本接口電路設(shè)計(jì),與地址分配和地址空間分布有關(guān)的存儲(chǔ)體設(shè)計(jì),典型應(yīng)用系統(tǒng)(典型測(cè)控系統(tǒng)或分析應(yīng)用系統(tǒng))的體系結(jié)構(gòu)、框圖、工作原理流程圖等。